东芝开发出应用于小型低功率产品的CMOS图像传感器
|
热
|
|
东芝开发出应用于小型低功率产品的CMOS图像传感器 |
[
作者:佚名 转贴自:东芝 点击数:258 更新时间:2013-3-22 文章录入:pecker
] |
东芝公司宣布了对于具有小面积低功率像素读出电路的CMOS图像传感器的开发进展。 内置读出电路的样品传感器性能是传统传感器的两倍。
随着新兴市场对于商品手机的需求不断增加,CMOS图像传感器需要具备小尺寸、低功耗和低噪声性能等特性。 CMOS图像传感器的像素读出电路主要为降噪相关双采样(CDS)电路,并配有可编程增益放大器(PGA)和模数转换器(ADC)。串行信号处理架构最适合通过小面积、低功率像素读出电路确保传统CMOS图像传感器安全可靠,因为PGA和ADC可供该传感器各列区中的诸多CDS电路共享。但是,小尺寸和低功率难题依然存在,因为降噪电路在读出电路中所占面积较大, 而且PGA和ADC的功耗较高。
东芝已经开发出三种关键技术来攻克这些难题:
1)主要由具有面积效率的PMOS电容器组成的列CDS电路。 CDS电路的面积缩小为传统电路的一半左右。
2)在读出电路方面, 通过PMOS电容器的电容耦合同时实现了电平转换,这就实现了对于列CDS电路和PGA及ADC之间的信号动态范围的调整。此举可降低PGA及ADC的功率和电压,进而促使功耗降低40%。
3)在ADC中采用低功率开关程序,适合于处理CMOS图像传感器的像素信号。 此举可将ADC的开关功耗降低80%。
东芝已经将上述三种技术整合到样品传感器中,并证实可将传感器内核的总体性能提高一倍。该公司目前计划将于2013财年把采用了该读出电路的CMOS图像传感器应用到低成本手机和医用照相机中。 |
|
|
免责声明:本文仅代表作者个人观点,与Pecker's Home无关。登载目的在于传递更多信息,并不代表本网赞同其观点。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字和图片(或其他媒体形式内容)的真实性、完整性、及时性本站不作任何保证或承诺。请读者仅作参考,并请自行核实相关内容。如果有侵犯版权事宜,请通知master@peckerhome.com,我们将在第一时间删除该信息。
|
|
|
|
|
【发表评论】【告诉好友】【打印此文】【关闭窗口】 |