飞思卡尔半导体推出四核QorIQ P3平台,扩大其QorIQ™通信处理器产品线的性能范围。新的P3041处理器充分利用飞思卡尔的P4平台技术提供先进的功能集,并针对低功耗进行了优化,从而提高了系统性能和整体的功耗性能。
新QorIQ P3041将飞思卡尔的P4平台能力扩展到了低功耗应用中。P3041采用45纳米绝缘体上硅制造工艺,提供最佳的集成度,并有新的知识产权提高最终产品的功能。P3041处理器集成了四个基于Power Architecture ®技术的e500mc内核,以低于12瓦的功率达到1.5 GHz的频率,并提供约2.5 DMIPS / MHz。主要功能包括一个三级缓存等级体,最大限度降低时延,一个硬件管理程序,在器件中强有力地支持多操作系统,还有一个可信赖的引导架构确保代码不被篡改或反向工程,同时保证高效的数据处理路径,提高Serial RapidIO与SATA IP。
“P3平台完善了第一代QorIQ平台,它提供多核产品,在非常低的功耗范围内提供非常出色的性能,”飞思卡尔副总裁兼网络处理器部总经理Brett Butler说, “飞思卡尔的客户现在有一个全面的多核产品组合,从超低功耗双核处理器到12瓦四核器件,非常先进的八核,甚至提供64位解决方案,在30瓦功耗内实现2.2 GHz。”
P3041的引脚与飞思卡尔的QorIQ P4080,P4040,P5020和P5010产品兼容,与这些高端器件共享相同的先进架构。因此,P3,P4和P5系列中的产品在软件方面是兼容的,可以轻松在广泛的应用范围移植,从P3041上的中档混合控制/数据平面应用,到P4080上的高端数据平面,直至P5020的高端控制平面。
P3041还集成了新的知识产权,能够为混合控制/数据平面应用提供更完善的功能。SATA 2.0控制器允许需要在系统上存储数据的应用程序连接硬盘,改进后的Serial RapidIO控制器(V1.3+ 2.0)允许基站和国防应用采用增强型类型9和11报文。带集成PHY的双高速USB 2.0 还有助于降低总体BOM成本和电路板空间。
P3系列针对混合控制平面和数据平面应用,充分利用了一个硬件管理程序及其安全地设置灵活的内核分配的能力,包括:将内核分组为运行SMP的内核,运行独立或串行应用的内核,内核并行运行的内核,或运行最终用户应用程序的内核。这些方法的例子包括: • 综合接入路由器(IAD):双SATA端口为大型数据库或统计提供高速、低成本的存储选项。相比SGMII,P3041对2.5Gb/s以太网的支持可以实现下一步与交换机的高性能连接。 • 基站网络接口卡(NIC):高达5GHz的双串行RapidIO端口可用于冗余或多个连接,既可连接到背板或连接到DSP场。随着类型11报文的改善以及对类型9数据流的支持,Serial RapidIO互连不仅可用作控制平面,还可以作为数据平面接口,替换以太网,实现它的潜力。
QorIQ P3产品特点 • 基于Power Architecture技术的四个e500mc内核,频率高达1.5GHz • 3级缓存等体体,每内核128KB背面L2和1MB的共享L3 • 硬件管理程序 • CoreNet交换结构 • 内存控制器 - 高达1.3GHz的DDR3/3L SDRAM内存 - 带ECC的32/64位数据总线 • XAUI + 5x Gigabit 以太网,包括RGMII, SGMII 和2.5Gb/s SGMII • 多达4个PCI Express 2.0,最高达5GHz • 双SRIO(1.3 + 2.0),高达5GHz • 双SATA 2.0 • 带集成PHY的双USB 2.0 • 高速极光调试端口 • 电源:小于12瓦
综合生态系统
支持的软件解决方案可以从广泛的生态系统合作伙伴,包括Enea®, Green Hills®, Mentor Graphics®, Wind River®, CodeSourcery™, QNX® 以及其他合作伙伴手中获得。
供货信息
P3041通信处理器样品计划于2010年第四季度提供,2011年下半年完成资格验证。 |